翱捷科技有多少员工?
截止2022年,公司有员工36954人,外聘1238人
什么是麦捷科技?
深圳市麦捷微电子科技股份有限公司(简称“麦捷科技”)成立于2001年3月,是一家由博士、硕士类人才群体组成的国家级高新技术企业,并于2012年5月23日在创业板挂牌上市。
公司主营业务为研发、生产及销售片式功率电感、滤波器及片式LTCC射频元器件等新型片式被动电子元器件和LCD显示屏模组器件,并为下游客户提供技术支持服务和元器件整体解决方案。
公司主导产品属于高端被动电子元器件,其设计、制造具有高精密性。
法定代表人:李文燕
成立时间:2001-03-14 注册资本:69445.0946万人民币
工商注册号:440301102972197
企业类型:股份有限公司(上市)
公司地址:深圳市坪山区坑梓街道新乔围工业区新发路5号
翱捷科技获43家机构调研:未来公司将继续关注各细分市场需求,丰富产品规划,持续推出具有竞争优势的产品(附调研问答)
翱捷科技11月3日发布投资者关系活动记录表,公司于2023年10月31日接受43家机构调研,机构类型为QFII、保险公司、其他、基金公司、海外机构、证券公司、阳光私募机构。投资者关系活动主要内容介绍:一、董事会秘书韩旻就公司前三季度业绩情况做了详细介绍。二、投资者关注的主要问题及回答
问:介绍一下公司前三季度的营收情况?
答:公司前三季度实现营收18.44亿元,其中芯片产品销售业务实现营收16.19亿元;芯片定制业务实现营收1.56亿元;IP半导体授权业务0.68亿元。公司前三季度实现营收与去年相比增长16.49%。第三季度环比情况:第一季度实现营收4.08亿元;第二季度实现营收6.49亿元,第三季度实现收入7.87亿元,第三季度环比增长21.39%。其中在芯片销售业务中占比最高的蜂窝基带芯片销售额第三季度环比增幅较高。
问:请问蜂窝基带芯片出货增长的情况如何,原因是什么?
答:在蜂窝基带芯片领域,对规模量产产品,公司保持每年迭代的频次,今年新一代芯片系列已经全面推向市场,市场反馈情况较好。另外,公司自去年加大海外市场推广力度,今年也取得一定成绩。前三季度蜂窝基带芯片出货量同比去年增幅超过40%;第三季度蜂窝基带芯片出货量环比第二季度增幅超过30%。
问:请问在蜂窝物联网下游终端应用中,公司在哪些具体领域相比占比较高?未来的增长规划如何?
答:公司蜂窝基带芯片下游终端应用场景丰富,产品在移动宽带设备类、车联网、智能可穿戴、定位追踪、工业互联网、智能支付等多领域推进。未来公司将继续关注各细分市场需求,丰富产品规划,持续推出具有竞争优势的产品。
问:介绍一下公司前三季度的研发投入?
答:公司23年前三季度研发投入为8.51亿元,去年同期为7.42亿元,同比增加了1.09亿元,这个增加主要是上半年研发投入增加所致,公司第二季度研发人员费用增加、研发材料费用增加所致上半年研发投入去年同期增加了1.17亿。仅看第三季度的研发费用为2.58亿,相比第二季度2.98亿,环比减少0.4亿。从总体来看,为保持竞争力和技术及产品储备,公司仍将持续进行大额研发投入,预估每年研发费用增长率在15%左右。
问:请问公司4G手机的进展情况如何?
答:公司4G智能手机芯片进展顺利,今年第一季度完成量产流片,第二季度完成主要指标测试及形成客户端Demo工程样机,第三季度对客户进行送样,支持客户端方案测试,其中某些客户端已经完成了测试,正在向量产出货阶段推进。预计明年上半年开始逐步量产。
问:请问公司5GRedCap芯片的进展情况如何?
答:首款5GRedCap芯片在今年第二季度流片,第三季度已经回片正在在验证过程中,目前进展符合预期,预计明年年中开始逐步量产。
问:5GRedCap成本和4G相比情况如何?
答:5GRedCap成本比4G高,当然销售价格也要相对较高。目前各大运营商在推进5GRedCap的商业化进展,我们对该市场后续空间持乐观态度,也做了多款产品储备。未来,随着终端应用场景不断丰富和规模化上量,其成本和销售价格也会相应下降。
问:公司是否有卫星通信基带芯片?对这个市场有什么规划?
答:最近有留意到这方面的市场需求。公司评估下来,从技术角度,硬件设计门槛不高,具备相关计划能力;但该细分领域整体商业化进程仍处于前期,因此公司目前持续关注中,尚无该类产品规划,后续视市场发展择机启动。
问:公司库存水位大概什么水平?
答:公司22年末库存大概为11.83亿;23年6月底库存为12.92亿;23年9月底库存为14.01亿。23年9月底库存里包含有部分定制业务相关的尚未结转到成本的合同履约成本,扣除这部分因素,则目前实际的芯片产品相关的存货周转天数,会相对缩减。尽管库存绝对数字有所增长,但是考虑销售收入的增长,新产品的备货,公司整体评估目前的库存处于健康水平。
问:介绍一下公司回购的情况?
答:截止2023年9月30日,公司已回购金额已经超过5亿元。由于公司启动股权激励方案筹划以及业绩发布窗口期的影响,回购在今年10月份大部分时间处于暂停状态,回购数量不多。三季报发布以后,公司将会继续择机进行回购。
问:我们看到公司在披露三季报的同时,也推出了股权激励计划,能否介绍一下相关情况?
答:公司本次推出的股权激励计划几乎覆盖全部正式员工,其中第二类限制性股票激励计划总股数是950万股,85%用于首次授予,15%预留授予。首次授予归属期3年,预留授予归属期2年。提醒注意的是,股权激励计划中公司层面的考核目标并不是公司对未来三年的业绩承诺。公司全体员工将积极努力推进该业绩目标的实现,促使股权激励计划顺利落地;
调研参与机构详情如下:
现在有个刨客信息的公司,他们是做什么的呢?
刨客是一家帮助企业开发客户的公司,是利用移动互联网的技术,为企业解决开发客户难题的专业公司,你不妨自己去下载这款APP了解下。
阿里为什么要收购中天微?
为了中国cpu芯片的自我发展,这是爱国表现。
芯片公司翱捷科技上市暴跌创20年纪录,投资者在担心什么?
来源|零壹财经
作者| 姚丽
拥有5G及AI研发能力的通信芯片设计企业翱捷科技(688220.SH),1月14日登陆科创板。不过,上市当日收于109元,较发行价164.54元暴跌了33.75%,有统计称创出了A股20年以来最大的首日跌幅。截至1月21日,翱捷科技股价为98.54元,继续下跌。
作为芯片设计企业,翱捷科技的收入主要来自于芯片业务,其中芯片产品在2021年上半年收入7.75亿元,占比88.07%;芯片定制业务在2021年上半年收入1.02亿元,占比11.61%;半导体IP授权服务及其他尚未形成规模收入,2021年上半年占比合计0.34%。
上市破发显示了投资者基于当期估值的未来预期不乐观,那么翱捷科技的基本面如何呢?翻阅招股书可以发现,目前其芯片为4G产品,5G研发滞后,同时毛利率水平较低,提升毛利率并扭转亏损需要产品迭代及商业化来支撑,但从股价来看,显然投资者对这个过程缺少耐心。
主营产品芯片为4G产品,5G研发滞后
而5G在世界范围内已经进入大面积商用阶段。根据网速测试权威机构OOKLA,截至2021年三季度,中国5G覆盖率20.1%,世界排名第17位。2021年7月,工业和信息化部、教育部等十部门联合印发《5G应用“扬帆”行动计划(2021-2023年)》,提出到2023年,5G个人用户普及率超过40%,用户数超过5.6亿。5G网络接入流量占比超50%。
根据翱捷科技招股书,目前全球Fabless型芯片设计厂商中,仅有翱捷科技、高通、联发科、海思半导体和紫光展锐等企业具备5G蜂窝通信芯片的研发能力。
翱捷科技的研发能力向头部企业靠拢,但研发滞后于市场的节奏,将给未来的市场拓展带来挑战。翱捷科技在招股书的“风险”部分披露:“中国2019年已开始部署建设5G网络,公司不排除由于进入市场时间较晚而面临难以开发客户的风险,及市场推出更新一代通信技术导致发行人产品无法得到市场认可的风险。”
根据招股书,按照直销客户和终端客户所属母公司或主要经营所在地划分,翱捷科技的销售主要在境内,2021年上半年占比95.43%。在国内5G普及率快速提升的背景下,翱捷科技的5G研发及商业化显得较为迫切。
毛利率较低,掣肘盈利能力
翱捷科技的毛利率不高,在2018到2021年上半年的报告期内分别为33.1%、18.08%、23.86%及18.29%,除了2018年的33.1%,在其他报告期几乎是制造业的水平。翱捷科技解释低毛利率是因为采取了低价促量的策略。作为后起之秀,显然翱捷科技希望以较低的姿态撬动市场。同时低毛利率也反应了公司产品的竞争地位。
从营收来看,翱捷科技低价促量的效果显著。报告期的营业收入分别为1.15亿元、3.98亿元、10.81亿元及8.79亿元元,2018-2020年营业收入年复合增长率达206.07%。但低毛利率掣肘盈利能力,报告期扣除非经常损益后的亏损分别为5.38亿元、5.93亿元、5.72亿元及3.52亿元。招股书显示,截至2021年6月30日,公司合并报表累计未分配利润为负的30.49亿元。
未来亏损*面的扭转,需要毛利率的提升,而从毛利率的变化看,这真是“难做的生意”。
根据招股书,报告期芯片产品贡献毛利占比分别为75.3%、98.67%、60.48%及78.15%。芯片产品中毛利率更高的蜂窝基带芯片收入占比9成以上,报告期占比分别为98.17%、95.03%、90.00%和90.21%。由于技术进步,每一代蜂窝基带芯片在推向市场后毛利率都面临逐期下降的境地。根据招股书,第一代蜂窝基带芯片的毛利率从2018年的27.14%下降至2020年的14.68%,2021年上半年上升至18.26%,是因为产品结构变化,低毛利产品停售,高毛利产品继续销售;第二代蜂窝基带芯片的毛利率从2018年的41.49%逐期降至2021年上半年的16.61%;第三代蜂窝基带芯片毛利率从2020年的34.5%降至2021年上半年的23.48%。所有基带芯片的毛利率仅在2020年出现过上升,2021年上半年微降至18.67%。。
这给仍处于亏损状态的翱捷科技未来转盈带来挑战。翱捷科技在招股书中对盈利做了展望:“根据公司的初步测算,若公司2022年收入增长率超过50%,期间费用占收入比例29%左右,毛利率逐步提升至27%左右水平,则预计公司2022年可实现小幅盈利,上述测算不构成盈利预测或业绩承诺。”
2021年上半年翱捷科技整个芯片产品业务的毛利率较基带芯片更低,为16.23%,所有业务整体毛利率为18.29%。如果没有性能更好,毛利率更高的芯片产品进入市场,要将毛利率提升至27%,需要靠毛利率较高的芯片定制业务收入占比提升。这项业务在2020年及2021年上半年的毛利率分别为32.21%及33%,收入占比分别12.73%及11.61%。但这项业务客户较少,2020年有单一客户,2021年上半年有另外的两家客户,并不是稳定业务。
根据招股书,翱捷科技在研的蜂窝产品5G产品,非蜂窝物联网芯片WiFi6芯片,均未得到客户验证及实现大规模销售,AI芯片产品也未实现大批量销售。看来翱捷科技的研发要与市场、与整个行业的技术进步比拼速度,这不仅仅是短期毛利率水平及盈利的问题,也关系到在激烈的竞争中生存与发展。
End.
↓↓冬奥会,是数字人民币的一次机会吗?↓↓
成都英黎科技有限公司是做什么的?
代理四川移动公司空中充值业务
上海张江科学城有哪些公司?
上海张江科学城有中芯国际,紫光展锐,复星凯特,天境生物。。。。
「翱捷科技工资待遇怎么样」翱捷科技股份有限公司薪酬福利、加班情况 - 职友集
说明:翱捷科技一个月多少钱?平均工资¥35091/月,其中拿30-50K工资的人占比最多达61.8%,其次是20-30K占30.4%,50K以上占4.5%,该数据统计于该企业近一年在各网站发布的公开薪酬,仅供参考。
说明:翱捷科技工资高吗?上海地区公司平均工资¥19745,翱捷科技工资与上海地区比高了78%。
说明:翱捷科技工资按学历统计,本科工资¥33.0K,硕士工资¥39.3K
说明:翱捷科技工资按地区统计,上海工资¥34.8K,南京工资¥40.1K
说明:翱捷科技员工工资待遇数据取自该企业近一年在各网站发布的公开薪酬,仅供参考。
平均工资:¥38.5k
平均工资:¥41.4k
平均工资:¥27.1k
平均工资:¥11.4k
平均工资:¥43.8k
平均工资:¥30.2k
平均工资:¥24.4k
平均工资:¥22.1k
找实习与校招总结——经验与收获2021 - 菜鸟芯片师 - 博客园
找工作的标准----自己熟悉擅长的和前景很好的(IC设计,图像算法,FPGA开发,人工智能)
首先展示下师兄offer:希望能够作为参考薪资和福利待遇
第一部分:工作的单位
岗位:数字IC设计,FPGA开发,数字图像处理
公司:国企和私企
第二部分:重点推荐公司
大公司:华为,阿里,腾讯,字节跳动,网易,美团。
国企:中信集团(金融方面),中国建筑,中国国际金融股份有限公司,招商银行(无硬件或图像算法岗)国家开发银行,中国航空工业集团,航天集团,科工集团,中共四川省组织部,中国建设银行,中国兵器工业集团,中国电子科技集团(专业对口)
其他的中型公司:翱捷科技(上海)有限公司,深圳市汇顶科技(十分看本科学校,得211和985才行),紫光展锐(二面等被捞),芯原(投一下),珠海全志科技,芯动科技(未开始)
8.7号,最近面了一个中型公司,中科忆海微(中科院电子所建立的一个公司)
由于论文投了将近两个月,一直没消息,自己学习FPGA的高速接口,DDR3,千兆以太网,PCIE等高速接口,并且做了DDR3+千兆以太网+HDMI联合实现视频传输的项目,还有基于RIFFA框架的PCIE视频传输。但感觉收获颇少,还有动力不足。所以就开始了换一种方式去学习,想去实习。记下这篇找实习的经验,一方面是为了记录成功找到实习的宝贵经历。另一方面是,为以后自己找工作带来巨大的帮助。
哈哈,很幸运在知名国产FPGA品牌公司实习,offer展示一波;
上面是自己收到的部分offer,经过十月初投递,一个月的面试,陆续收到成都华微,奥比中光,紫光展锐,芯原,中科芯和易冲半导体,紫光同创等offer。在11中旬到12月下旬期间,收到几个知名初创:沐曦集成,富瀚微和北京奕斯伟;做GPU的沐曦集成是工资最高:40万,听沐曦面试官说每天晚上9点多下班,周六要去,累。北京奕斯伟基本薪资23K,一千每月补助,14薪资,总包33.6万,分配为高速接口IP部门。后面综合对比了岗位和薪资及工作地,重要就是大多数人选择和自己的个性及实际情况,选择了成都一家做通讯的公司,躺平了。今年很庆幸IC工资奇高,接近算法工资,很多都拿到成都30万年薪,希望IC能继续火下去,让这风口多几年。
第三部分:成都地区的IC设计公司
海思、中兴、展锐、芯原、华微科技、华大恒芯、紫光同创、新华三、瓴盛、联发科、烽火、安路科技、卓胜微、国科微、翱捷科技、海光、威发半导体、汇顶科技、雄立科技、启英伦泰、全志、锐成芯微
很多公司---待我投一波2021.10.15日
1.boss招聘手机app
刚开始啥都不懂,直接问师兄,他回我消息说,一个boss直聘app就够了。然后,我下载后,和里面的BOSS先聊工作有兴趣再投简历,在里面有几个boss对我的简历感兴趣,如电信,从事单片机的公司,还有其他的IC设计公司如深圳国微电子有限公司,广州智慧城市发展研究院。我面试了其中一家,后面和面试官聊天过程中,知道他们公司的核心是做单片机开发,主要是器件的原理图设计和C语言开发等,和我学的不一样,我就婉拒。中国电信没有FPGA和IC设计相应岗位,我没有区参见面试。
我加了一个FPGA的数字IC校招群,里面有很多相关的企业进行校园招聘。我就登录每一家公司的官网和关注微信公众号,点击校园招聘,查看是否招实习生,和地点合适就会投简历。当然咯,很多公司都是没在广州,虽然他们要实习生,但我希望能够在广州实习。其中,还是重点关注了,华为,海康威视,大疆等三家巨头。希望自己以后有机会和实习去投这三家和有面试机会,当然字节跳动的薪资高的离谱,但都是算法和软件岗位,与我的情况不符合。
我直接告诉老师,想去实习,问他有啥推荐到,推荐了两家深圳的公司,收到其中一家的面试,我直接定了到深圳的动车去了。面试我的是两位主管,那次面试印象很深刻,具体细节后面再讲。
我就利用这个网站,找到自己很感兴趣的公司。小马智行和高云半导体。
1.简历
首先,一份简历必不可少的。一般包含个人信息,求职意向,教育背景,专业技能,实习,项目经验(核心),获奖证书,个人总结及规划。当然咯,有深度又新颖的项目是最让面试官感兴趣和喜欢的。
例如我写的图像边沿检测和录音机回放与录音,面试官一致反映太简单,太多人做过。
就是从大学到现在,你做了啥。我就是从所学课程,所做的FPGA项目,还有科研方向,参加的活动和经历,对未来规划等。
自己简历上的项目,重点是串口IP,RGB家电显示模组,DDR3+千兆以太网+HDMI视频显示;先是总体框架的解读,再是对每个模块的了解,最后是模块间的通信。所以,建议搭建把自己在面试中所遇到的所有问题,无论自己回没回答上来,都记录下来。不仅仅是问题,还要包括自己的回答,面试官的解释,不会尝试问一下面试官。大公司看重:成绩(专业排名,学校),成果(期刊论文,专利),比赛(ACM,蓝桥杯等),四六级成绩。小公司看重,技术细节。
A:直接百度(知乎,牛客,看准网,博客等)
B:直接在秋招群里问,如摸鱼范式,FPGA/IC秋招
C:问师兄或面过的XD
D:微信公众号:数字ICer,达尔闻说,摸鱼范式,FPGA探索者,数字IC打工人
扩展:找笔试题
1.一曲挽歌
上面一个大佬的知乎网民,有很详细的面经总结,链接如下:
这是我最近一个月的时间,做的一个项目,利用DDR3和千兆以太网及HDMI进行视频传输。基本上图像边沿检测项目很尴尬,会直接略过。对于高速接口的视频传输,面试官一般比较感兴趣,觉得有分量。
面试必备:一是项目的总体介绍(数据的流向,实现的功能,具体的需求及条件);二是项目的主要模块(如你负责的模块那些,你是怎么设计,用到那些知识和协议及总线,代码的输入输出信号,输入是怎么驱动输出的,有状态机嘛,每个状态各实现那些功能)。三是IC基础和Verilog基础(三段式状态机,跨时钟域处理,异步FIFO,时序分析的建立与保持时间)
关键是有深度的新颖的项目细节。(如千早以太网联合DDR3加HDMI接口的视频传输,边沿检测,他说太简单,很多人做过。)首先是让自己总体介绍一下项目,在针对项目的主要模块分别询问细节。如项目的主要模块,千兆以太网,DDR3,HDMI接口。千兆以太网:协议是UDP和RGMII协议(介绍怎么设计),自己设计那些逻辑。还有16-128,128—16的模块转换的数据,输入和输出功能分别是,数据格式。然后问了FIFO的原理,FIFO仅用在跨时钟浴的处理还能用在那种场合,FIFO怎么设计,fifo的功能。DDR3模块:DDR3的总线是AXI4还是SPI,(对这些总线的认识)问我使用的开发版型号,有哪些资源,都利用这些资源做过逻辑设计嘛,DDR3有几个,内存多大。还有就是做过SOC控制和GPU嘛,以及其他图像处理的项目嘛。
HDMI:HDMI怎么驱动,是用IP核例化还是自己设计的逻辑,HDMI的数据输出位宽。做过图像的编码解码项目嘛。对于传输的视频,分辨率为多大,所需要的带宽是多少。还有我的千兆以太网的速率和带宽是多少。
最后:从大学到现在,我有没有一直在专研的东西。未来的规划。(重要)
总给下,刚开始通过boss招聘,先去面试了广州一家做单片机的小公司,不感兴趣面完就走了。后面是找尤老师推荐,去了上面推荐的创凯智能面试,由于他们想要的是直接工作,我是来实习,就没谈妥;之后收到了自己投递的广东高云半导体科技股份有限公司的面试,我很开心,由于在广州读研,那多方便,直接住学校,有事很方便回学校处理。去了高云,两个面试官,问了三十多分钟,面完就回学校了,之后下午收到济南HR的电话,说面试官觉得我的表现不错,邀请我去实习,谈了薪资和入职所带证件和材料,之后就是发录用通知的offer(盖着公司公章),要求一天内回复,我爽快签了后,通过全能扫描王发送邮件给HR;隔了一天,又通知我带上学历证书和学位证书,还有身份证,学生证,中行卡去办理入职仪式。
中科亿海微(后面8月16日得到offer,即毕业后可以去他们的成都分公司)---------面试公司2
面试过程:刚开始是介绍他们的公司,然后是正式开始面试,即我先自己介绍完简历上的项目,然后面试官针对具体细节提问,前后总计40多分钟!
SPI的通信原理比较简单,它以主从方式工作,通常有一个主设备和一个或多个从设备。一般其有4根线,片选线(CS)、同步时钟线(SCLK)、输入数据线(MOSI)和输出数据线(MISO)。对于RGB家电模组显示项目,SPI的操作模式,相位,极性固定配置为CPOL=0,CPHA=0,SCK上升沿采样数据;
对应SPI总线:本次项目要求的传输方式是半双工,所以MISO替代成DCX信号线,用于发送信号区分命令信息与数据信息。DCX线为低电平,发送为命令信息,高电平则数据。
SPI传输速率支持1-100MHz。采集SPI输入时钟10M,峰值传输下,完成一次传输需要多少有效比特,数据传输速率--每秒传输二进制信息的位数,单位为位/秒,记作bps或b/s。
视频传输带宽:1024*768*60*16=视频分辨率*帧率*数据比特位数(bps)
调用了一个APP的CMD端口,一个APP的写端口,一个APP的读端口。一个控制器。
千兆网—CRC-32校验,若HDMI要检验误码率,写一个HDMI的接收端检验误码
HDMI1.4协议
TMDS数据,TMDS时钟,HDMI输出使能。TMDS差分传输技术使用两个引脚(如图中的“数据2+”和“数据2-”)来传输一路信号,利用这两个引脚间的电压差的正负极性和大小来决定传输数据的数值(0或1)。
在编码阶段,编码器将视频源中的像素数据、HDMI的音频/附加数据、行同步和场同步信号分别编码成10位的字符流,
将编码输出的10B转换成串行数据流,并将其从三个差分输出通道发送出去。
如上图的框图,还应添加一个VGA时序作为框图的输入,为HDMI的设计框图,包含编码和并转串模块。
这样可以,把VGA时序,编码模块,并转串模块三个封装成一个HDMI显示模块,直接调用即可。
第一次用内推码投递,之后笔试。笔试一周后823一面,8月30二面,吃完饭再来详细改:
第一次面试25分钟:
首先是自我介绍;之后是然我自己讲解所作的项目,其次重点问了DDR3和千兆以太网,之后是让我提问;我主要是问了紫光的招聘流程--他的回答,按照HR走;第二个是让面试官介绍一下紫光;
面试官问了我很多:
问题1:师范大学不是直接去学校当老师嘛?还需要自己找嘛
我的回答是,师范大学除了免费师范生,其他专业,包括师范专业都是需要自己找工作;师范大学除了师范专业,还包括工科,理科,文科等,而且华师的物理学,光学等学科是国家重点,师资和教学设备很强大;
问题2:本科是直接考上研究生还是保研?考上成绩多少
答:直接考研的,排名第四
问题3:本科成绩和研究生成绩咋样?
答:本科前50%,研究生前30%,本科和研究生都获得过二等奖学金和三等奖学金
相对于上次面试,更加具体和深入,总共时间25分钟,先自我介绍,再开始项目细节还有游戏环节
问题1:我做的USB2.0协议的开发平台是啥?
高云的软件和高云的开发板,以及通过USB2.0协议手册自己写四种传输的仿真文件,比如从机设备地址配置,steup包的建立,标志请求,配置描述符,通过modelsim仿真波形和金斯特逻辑分析仪LA5016等抓取数据线的数据,看是否和上位机一样,还有就是开发板调试,通过串口助手和开发板是否能够成回环测试接收发送数据;
问题2:我做的项目是基于那一层级?物理层,RTL层(应用层),算法,系统级(如流片)?
答:还有问道项目都是高云嘛,我做的除了高云实习项目,还有自学的视频传输(DDR3+千兆以太网+HDMI视频传输),自学主要是基于Xilinx和alterl的开发平台和工具,没有用过芯片的开发平台和工具
基本上都是关于调用Xilinx的IP核,并未有自己从头搭建电路,进行电路设计,也没有用到算法层面,目前只做了localdimming算法的预估和调研,即用matlab仿真出效果
然后详细讲了串口IP设计,主要是根据原先的串口IP,设计出时钟任意,波特率能够达到4M的IP,方法是,通过更改波特率采样,如16倍过采样改为8倍,把发送和接收的逻辑都改成符合8倍采样;调试方法,modelsim仿真,在线逻辑分析仪,开发板验证,金斯特虚拟仪器LA5016等抓取串口数据接收线和发送线的数据,如发送的是0X6C,看是否正确;还有就是localdimming项目,这个涉及图像算法处理,还有达到,自己研究方向的红外图像细节增强就是算法实现,基于matlab设计和验证的。
一是通过对小数的处理,如小数可以扩大10之后计算;二是通过对生成采样时钟控制,通过锁相环生成8倍过采样时钟,而不是RTL代码
答:主要是关于FPGA开发,所学的为Xilinx的开发工具和平台,没有涉及到以上的知识
游戏1两个人说一个数字,范围为1-10的整数,所加之后小于10,那么各自得到说的金额,否则啥都没
我就说了6,问我咋想,回答是我想冒险进取点,得到更多,而且对方说小于5的概率接近50%,值得一试,面试官的回答是5,故大家都未能获得
游戏2扩展到10个人,游戏规则是十个人各说一个数(在1-10间),所加之和平均值乘上0.6,让我猜测是多少?
回答是4,我的理由是,因为每个人选10,结果最大为6,同时每个人不可能这么疯狂都选最大的,可能会有人选小于10,综合一下我就选4.他的解释,这道题考察你是理工思维还是感性思维,因为这道题牵涉到数学计算,你得想每个人都输入10最大值为6,再结合每个人不可能选10,若是每个人都选5那么结果为3,可能会有人选大于5,那结果就在3-到6间。主要是数学思维,取极限的问题。
答:主要是做通讯芯片,即3G-5G的手机芯片
分成两个部分,一是通用的培训如公司规则和作息,着装和保密等;二是部门培训,着重人才培养;部门培训,就是公司有文档,包含需求来源,函数设计,仿真,流片,问题等8个方面,再结合公司客户的项目,自己实践做,通过三年后,这样的培训就能够流片,也能选出公司的优秀人才;
分成两条,技术路线和管理路线,如初级工程师,高级工程师,资深工程师等,管理就是部门经理,部门总监,公司副总裁等
总结下,紫光是我所向往的,若是有机会能进去,后面公司的完整培训结合自己努力进取,应该能有很好的发展。当然还收到了海康的面试,下次记得投一下长虹.
面试题3道:
问题1请举例说明你是如何完成非常紧急且复杂的任务?你具体做了什么?如何推动进程达成结果?
答:5分钟视频录制
问题2请回忆你用新的方法或者独特的方案来解决常规问题的一次经历。你当时具体是怎么做?你的方案独特在哪?结果怎么样?
答:5分钟视频录制
问题3详细说你是怎么决定你的职业规划和选择的。你进行了那些思考?参考了那些信息?具体做了什么事情?
答:5分钟视频录制
1、A时钟域为100MHZ,B时钟域为10MHZ,异步FIFO中,因为是慢时钟域采集快时钟域的指针,B采集到的格雷码变化也是多位存在问题么
比较空满时,需要读写地址进行判断,二者属于跨时钟域,需要进行打拍的同步处理,避免亚稳态,采用格雷码,因为格雷码相邻只有一位变化,这样同步多位时更不容易产生问题。
这就是跨时钟域问题,首先区分为单bit还是多bit跨时钟问题(由于是脉冲信号pulse,故单bit)。第二个区分:快-》慢,还是慢--》快。问题:由快到慢,当发送时钟频率高于接收时钟频率,而跨时钟域的信号脉冲宽度等于发送端时钟的一个时钟周期,接收时钟有可能漏采或采集到亚稳态。
详解:方法,脉冲展宽法和握手信号法。脉冲展宽法,将脉冲信号转换为沿信号再转换为脉冲信号实现从单bit从快时钟到慢时钟的转换。
情况1:单bit从慢时钟--->快时钟,打两拍。
情况2:单bit从快到慢时钟,将脉冲信号转换为沿信号(增加一个信号src_state,让第一个脉冲信号为src_state的上升沿,第二个为下降沿。依次交替)-->脉冲信号(脉冲同步)
我自己面试全志的经历:
1.重点询问我做的RGB家电显示项目,如我做了那些模块?
答:做了LCD显示控制模块和SPI接收数据模块
2.LCD显示模块的行控制信号和场控制信号是怎么生成?
回答首先根据VESA标准的时序参数,如行同步信号表示一行像素数据的开始,通过行计数器cnt_h计数到一行的总像素数799,场同步信号表示每一帧的起始点,即所有行像素扫描完,垂直计数器cnt_v表示每扫描完一行加1.接着是有效信号dvalid,首先得区分屏幕(800*525)大小大于显示有效区域(640*480),在有效区域内,在像素时钟驱动下拉高。最后就是将行/场控制信号和有效区域的信号拉高和像素数据(RGB565)输出,驱动LCD显示。LCD屏接口有三种,一是TTL接口,二是LVDS接口,三是TMDS接口;本次使用就是TTL接口,有数据信号,时钟信号,行/场控制信号。
LCD驱动时钟为12.5M,数据位宽16比特(565),视频传输带宽=视频分辨率*帧率*像素数据位宽;即480*272*25*16=52Mhz.SPI时钟速率10M
那就会无法产生标准时序,不能显示图像,仿真的控制信号和有效信号都不能产生
(1)wire[4:0]a[3:0];表示什么意思
memory类型数据,表示数据位宽为5比特深度为4的寄存器/4个位宽为5的数组
(2)在组合逻辑中,有四个输入信号,作为敏感列表,若只给其中的两个信号赋值,其余两个没操作会咋样?
在仿真中会出现锁存器,在综合后会出现四个信号的敏感列表,还是可能会出现锁存器
(3)跨时钟域处理的方法:
扩展一下消除亚稳态:
HR面:
1、是考研还是保研,为什么会保研失败
4、对工作地点如何看,如何选择公司,家人会不想你离家太远么
8、参加竞赛的过程中如何分工,有没有在一个问题上有过争吵,如何解决团队合作的分歧的
10、有没有一件事没有在该完成的时间点之后完成
补充:脚本题,五分频,两个加法器兵乓。
后面又问了相量子大佬,他回答:
奇数分频,建立保持时间计算,三段状态机,时钟无毛刺切换,跨时钟域这些好好看看
先是自我介绍,后面是自己介绍一个项目,之后他就问了CPU方面的基础问题。
1.在跨时钟域处理中,FIFO深度为32,读写地址位宽多少,怎么判断写满标志,读满标志?
读写地址位宽=(log232)+1=6bit,最高1bit用来区分读写快慢的问题,最高位为空满标志信号,对于异步FIFO的跨时钟域处理,要设立读写地址指针来判断写满标志和读满标志
默认是先写后读,读追上了写,就是读空了。因此读空标志为【读写地址相同】。读空指的是写指针和读指针指向同一个地址的时刻。
因此可以设置一个写指针wr_addr_ptr和读指针rd_addr_ptr,其位宽比读写地址多1位,整个指针的长度是地址的2倍。
写比读块,并且快了一倍,之间的距离正好是一个fifo的深度这时候就是写满,并且读地址和写地址最高位不等,低位全部相等。提炼一下就是:“读写的最高位不同,其余位相同”时,处于写满状态。举例如下:读写指针的关系就好比A,B两个田径运动员在一环形跑道上赛跑一样,当B运动员领先A并整整超前一圈时,A,B两人的地点相同,此种情况对应于读写指针指向了同一地址,但写指针超前整整一圈,FIFO被写满。
成都,老家四川,二是喜欢成都的饮食和气候。三是成都的IC设计公司也很多。
希望在公司尽快掌握工作内容,开展项目,了解部门及公司业务,提升工作技能,不断学习,能够成为一个优秀的应用工程师。
成都(地区),符合IC设计岗,能学到东西。后面薪资福利,工作时间当然也是考虑中
6.说说自己的优缺点:
优点,脚踏实地(学习时,一件件做好或每门课程,并不会贪多,一下子想要学会多个,总是从最简单的入手),有责任心(寝室室长何劳动委员);缺点:项目实践不够(实习三个项目)过分追求完美(比如在做matlab仿真时,达到检验算法效果,还会考虑参数化定义,提高通用性。二是试图提高仿真效率,一次运行多张图像的效果或多个参数取不同值,避免重复操作和耗时。三是,评价时,力争全面,如不仅会用视觉评价指标,还会用客观指标,如PSNR,SSIM,直方图等)
最有成就感的事:在过去的一年,同时做成了两件事,一是实习半年,二是发表一篇EI论文。很兴奋自己能够在同一个时间段做成两件又漫长又棘手的事。一是实习,每天会学习新的东西,需要不断自学。二是发表论文流程繁琐,有投稿,等待后会被拒或返修,都会花一个月多时间修改,返修后会等待审稿人意见,之后就是格式修改直到录用,又会等待一段时间才发表。很罕见,大家基本上都是把论文搞定后再出去实习。而我是白天实习,晚上回来搞论文。
打8分。一是自己不管是本科课程还是研究生课程,掌握扎实。如通信原理或信号与系统,讲一下其中内容。数电,数字图像处理。二是一直保持不断学习新东西的习惯。最近在学习C++做图像算法处理。
一个是说公司做的产品和方向,二是强调自己实践情况和公司匹配。(强调自己喜欢这个岗位,有基础和实践经验)
一是有学过数字图像处理这门课程,有基础。二是自己对图像处理感兴趣,能够直观显示图像,提升图像质量。能够在做的过程中直接观察图像的输出效果,对原有算法改善,很有真实感和成就感。
11.19号--芯原-----面试公司7
之前在11月初,找了拿到芯原offer的本校同学内推,直接发给了HR,过了两周才收到HR打电话问offer情况和邀约面试,由于芯原大家印象不错,我也准备去,然后就面试了。笔试是和之前网上差不多,有考芯原的企业文化还有service。笔试参考:(41条消息)芯原数字IC笔试题(每年题型类似)_gemengxia的博客-CSDN博客_芯动科技笔试题
还是有20%的新题,考了综合,功耗报告,还有单比特脉冲的展宽等,最后的任选一题,基本也是新的,有FPGA和SOC等。
面试:首先自我介绍,后面重点问了做的串口IP设计,一个是功能,原理和所负责的模块。还问了时钟频率任意啥意思。串口IP的架构,即用SDRAM接口接收主机(MCU或PC)的命令或数据,通过串口IP这个桥梁,发送到串口,最后下发给从机(如FPGA)。
UARTMasterIP起到一个“桥梁”的作用。主控制器将指令或数据通过同步SRAM接口传送给UARTMasterIP,然后UARTMasterIP通过UART
奇偶校验。Verilog代码,增加一个奇校验位/偶校验位,和数据位异或(利用偶数个1异或结果为0,奇数个1则为1),最后判断发送端和接受端的误码率标志位是否一致,就能确定数据传输的错误。
1.所做的模块
转载请注明出处品达科技 » 翱捷科技是做什么的(翱捷科技有多少员工?)